HENDRO PRAMANA SINAGA and YUSUF SALEH LUBIS (2016) STEGANOGRAFI MENGGUNAKAN PARITY CHECKER DAN GENERATOR MODULO BERBASIS LSB DENGAN ENKRIPSI AES. Undergraduate (S-1) thesis, Universitas Mikroskil.
BAGIAN AWAL.pdf
Download (5MB)
BAB I.pdf
Download (1MB)
BAB II.pdf
Download (11MB)
BAB III.pdf
Restricted to Registered users only
Download (23MB)
BAGIAN AKHIR.pdf
Download (908kB)
Abstract
LSB merupakan metode yang umum digunakan dalam steganografi dikarenakan kemudahannya untuk diimplementasikan, dan imperceptibility yang baik. Saat ini sudah banyak variasi pengembangan metode LSB. Salah satu pengembangan metode LSB adalah penggunaan parity checker, yang meningkatkan metode LSB dalam aspek imperceptibility dan fidelity. Namun, pengembangan metode LSB dengan menggunakan parity checker memiliki kelemahan, dimana penyisipan pesan dilakukan secara sekuensial. Dalam Tugas Akhir ini digunakan Generator Modulo sebagai pengacak lokasi bit pesan yang akan disisipkan pada cover image. Hal ini dilakukan untuk memperbaiki kelemahan yang ada pada steganografi berbasis LSB dengan parity checker. Untuk melengkapi keamanan pesan yang akan disisipkan, pesan terlebih dahulu disamarkan maknanya dengan enkripsi AES. Adapun metodologi yang digunakan dalam penelitian ini adalah waterfall. Hasil pengujian yang dilakukan menunjukkan bahwa parity checker mampu meningkatkan metode LSB dalam aspek imperceptibility, hal ini dibuktikan dengan nilai PSNR pada keseluruhan pengujian yang diperoleh lebih besar dari 40dB. Algoritma Parity Checker dengan pengacakan generator modulo dapat menerima noise sebanyak 0.1% dengan jumlah pesan 1600 karakter berdasarkan pengujian Robustness.
Item Type: | Tugas Akhir / Tesis (Undergraduate (S-1)) |
---|---|
Subjects: | Teknik Informatika |
Divisions: | Fakultas Informatika > Program Studi S-1 Teknik Informatika |
Depositing User: | Adi Kurniawan |
Date Deposited: | 09 May 2023 07:14 |
Last Modified: | 09 May 2023 07:14 |
URI: | https://repository.mikroskil.ac.id/id/eprint/2560 |